8 495 660-08-05
Написать нам

Микросхемы 1108ПА1А

Микросхемы 1108ПА1А

бКО.347.347-01ТУ

Отправить заявку

Микросхемы серии 1108

Микросхема 1108ПА1 это 12 разрядный, презиционный, быстродействующий, цифро-аналоговый преобразователь с типовым временем установления 80 нс. Микросхема 1108ПА1Апредназначенадляпреобразованияцифровогосигнала ввидепараллельного двоичного кода в аналоговый. ИС 1108ПА1Аустойчива к ионизирующимвоздействиям. Микросхемыизготавливаются вдвух видахметаллокерамических корпусов: 210Б.24-1 и Н14.42-1В ( далее все данные приведены для корпуса 210Б.24-1) Изделия в корпусеН14.42-1Вобозначаются - Н1108ПА1 Изделия выпускаются по техническимусловиямбКО.347.347.- 01ТУ Изделия выпускаются с гарантией различных уровней надежности: с приемкой ОТК; с премкой представителя заказчика; с повышенным уровнем надежности. 

1108ПA4–быстродействующий цифро-аналоговый преобразователь (ЦАП) с разрешением 14 разрядов. 1108ПA4 спроектирован для высокоскоростных цифровых проводных и беспроводных систем систем связи, прямого цифрового синтеза высокочастотных сигналов, восстановления формы сигнала. 1108ПA4 работает от одного источника питания 3,3 В. Мощность рассеивания – 360 мВт во всем диапазоне частот тактирования. 1108ПA4 обеспечивает номинальный выходной ток 20 мА, позволяет работать и с одиночным и с дифференциальным выходом. Выходной ток может непосредственно питать выходную нагрузку 50 Ом, поэтому не требуется дополнительных выходных повторителей. Выходная нагрузка подключена к аналоговой земле. Допустимый диапазон выходного напряжения от – 0,3 В до 1,25 В. Изменяя внешний резистор, задающий ток полной шкалы, потребитель может изменять выходной ток от 20 мА до 2 мА. Наличие входа опорного напряжения позволяет использовать внешний источник опорного напряжения или управлять ЦАП в режиме умножения с частотой единичного усиления 100 МГц. Для высокой скорости приема входного сигнала 1108ПA4 использует интерфейс низковольтового дифференциального сигнала (low voltage differential signaling - LVDS). Особенность LVDS - малый размах сигнала и независимость тока потребления от частоты сигнала, обеспечивающих при высокоскоростной передаче данных низкий уровень шума в сочетании с низким уровннем электромагнитного излучения (EMI). Интерфейс 1108ПA4 соответствует рекомендациям на LVDS без внутреннего гистерезиса. Резисторы нагрузки LVDS – 100 Ом расположены на кристалле. Запись информации в регистры происходит по переднему фронту сигнала тактирования CLK. Входы CLK, CLKС – совместимы с LVDS. Внутренний резистивный делитель на входах CLK, CLKС устанавливает смещение около 1,1 В, поэтому источник тактовой частоты может быть подключен ко входу с развязкой по постоянному току Особенностью 1108ПA4 является наличие состояния ожидания (SLEEP), в котором уменьшается
потребляемая мощность (отключается все, кроме схемы тактирования). Переход в это состояние происходит при подключении вывода SLEEP к логической “1”. При подключении к “0” или обрыве вывод SLEEP пассивен.

Подробные технические характеристики